通用FPGS CPLD套件招标描述和规范
通用FPGS CPLD套件
用于电气实验室培训的通用FPGS CPLD套件。
特性
它使用工业站Xilinx 9XC108与95XC72
它有一个串行和并行链路,使用户可以与PC机通信。
用户可以使用Xilinx标准基础系列软件和世界上任何用于VLSI设计的开发工具来开发电路/原理图。
具有I/O计数器接口,可连接各种演示模块。这有助于人机界面。
带有系统内编程(ISP)的片上Flash程序存储器
可由终端用户应用程序(IAP)编程
6时钟/12时钟模式Flash位可擦除和可编程通过ISP
6-时钟/12时钟模式可编程“on-the-fly”的SFR位
外围设备(PCA,定时器,UART)可以使用6时钟或
时钟模式为12小时,CPU为6小时
速度高达20 MHz,每台机器周期可达6个时钟周期(40 MHz等效性能);高达33兆赫,每台机器周期12个时钟。
完全静态操作
四种中断优先级
七个中断源
4个8位I/O接口
全双工增强UART
帧错误检测
地址自动识别
功率控制模式
时钟可以停止和恢复
空闲模式
掉电模式
可编程打卡销
第二焦度注册
异步复位端口
低电磁干扰(抑制ALE)
可编程计数器阵列(PCA)
脉宽调制
捕获/比较车载接口
16 x2液晶模块
六七段显示器
步进电机控制器接口
8x8 LED矩阵显示
EWSN Status LED的12个编号。
ADC和DAC接口
rs - 232接口
平行JTAG接口
四个数据交换机
开关阵列
AT24C16串行eepm
4 x4键盘
电源指示器领导
Ltekonline是通用FPGS CPLD套件的制造商,用于演示工程原理在工程学院,工程学校和VLSI和嵌入式技术培训师大学工程教学实验室